按一下以編輯母片標題樣式,按一下以編輯母片,第二層,,Altera可编程逻辑器件 编程与配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第1页!,概要,配置方式及典型应用,配置过程,主动串行配置,被动串行配置,JTAG配置,ByteBlasterII下载电缆,配置器件,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第2页!,配置方式,根据,FPGA,在配置电路中的角色,其配置数据可以用,3,种方式载入到目标器件中:,FPGA,主动方式,FPGA,被动方式,JTAG,方式,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第3页!,FPGA被动方式:PS,PPS,FPP,PPA,PSA,由系统中的其他设备发起并控制配置过程这些设备可以是,Altera,的配置芯片(,EPC,系列),或者是单板上的微处理器、,CPLD,等智能设备FPGA,在配置过程中完全处于被动地位,只是输出一些状态信号来配合配置过程被动方式可分为以下模式:,被动串行,PS,(,Passive Serial,),被动并行同步,PPS,(,Passive Parallel Synchronous,),快速被动并行,FPP,(,Fast Passive Parallel,),被动并行异步,PPA,(,Passive Parallel Asynchronous,),被动串行异步,PSA,(,Passive Serial Asynchronous,),,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第4页!,各种配置模式的典型应用,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第5页!,FPGA配置过程,PS方式配置过程波形,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第6页!,主动串行配置,单片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第7页!,主动串行配置,多片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第8页!,被动串行配置,使用下载电缆配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第9页!,被动串行配置,使用配置芯片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第10页!,被动串行配置,使用微处理器配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第11页!,JTAG配置方式,多片级联配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第12页!,The ByteBlaster II supports the following programming modes:,,Passive Serial Programming:,Configures all Altera devices supported by the Quartus II software, excluding MAX 3000 and MAX 7000 devices.,,Active Serial Programming:,Programs a single EPCS1, EPCS4, EPCS16, or EPCS64 serial configuration device.,,Joint Test Action Group (JTAG):,Programs or configures all Altera devices supported by the Quartus II software, excluding FLEX 6000 devices.,ByteBlasterII下载电缆,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第13页!,10-Pin信号定义,ByteBlasterII下载电缆,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第14页!,配置文件,配置文件类型:,.sof,(,SRAM Object File,),.pof,(,Programmer Object File,),.rbf,(,Raw Binary File,),.rpd,(,Raw Programming Data File,),.hex,或,.hexout,(,Hexadecimal File,),.ttf,(,Tabular Text File,),.sbf,(,Serial Bitstream File,),.jam,(,Jam File,),.jbc,(,Jam Byte-Code File,),,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第15页!,QuartusII中关于芯片配置的选项,Assignments / Device, Settings ,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第16页!,FPGA主动方式:AS,由目标FPGA来主动输出控制和同步信号(包括配置时钟)给Altera专用的一种串行配置芯片(EPCS1和EPCS4等),在配置芯片收到命令后,就把配置数据发到FPGA,完成配置过程。
Altera FPGA所支持的主动方式为主动串行AS(Active Serial)模式,只能够与Altera公司提供的主动串行配置芯片(EPCS系列)配合使用Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第17页!,JTAG方式,JTAG是IEEE1149.1边界扫描测试的标准接口从JTAG接口进行配置可以使用Altera的下载电缆,通过QuartusII工具下载,也可以采用智能主机(Intelligent Host)如微处理器来模拟JTAG时序进行配置Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第18页!,Altera FPGA系列支持的配置方式,(1) Although you cannot configure FLEX 6000 devices through the JTAG pins, you can perform JTAG boundary-scan testing.,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第19页!,FPGA配置过程,FPGA配置状态机,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第20页!,主动串行配置,配置时序,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第21页!,主动串行配置,AS串行配置芯片的在系统编程,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第22页!,被动串行配置,使用下载电缆进行多片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第23页!,被动串行配置,使用级联配置芯片进行多片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第24页!,JTAG配置方式,单片配置,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第25页!,ByteBlasterII下载电缆,ByteBlasterII下载电缆的一端是连接计算机并行口的25-Pin公头,另一端是连接FPGA的10-Pin插座。
Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第26页!,ByteBlasterII下载电缆,25-Pin信号定义,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第27页!,配置芯片,增强型,配置芯片,主动串行,配置芯片,普通,配置芯片,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第28页!,配置文件,配置文件格式及用途:,.sof,:如果选择配置模式为,JTAG,或,PS,方式,使用,Altera,的下载电缆对,FPGA,进行配置时,将用到,.sof,文件这个文件是,QuartusII,工具自动产生的在使用,.sof,文件配置时,,QuartusII,下载工具将控制整个配置的顺序,并为配置数据流内自动插入合适的头信息其它配置文件类型都是从,.sof,产生出来的pof,:,.pof,文件是用来对各种,Altera,配置芯片进行编程的文件要注意的是,需要在,QuartusII,工具中设置编程器件类型,才可以生成该类型的,.pof,文件对一些小的,FPGA,,多个,FPGA,的,.sof,文件可以放到一个,.pof,文件中,烧制到一个配置器件中;而对一些较大的,FPGA,,如果一个配置器件不够,可以使用多个配置器件,工具可以将配置文件分到几个配置芯片中。
rbf,:,.rbf,文件是二进制的配置文件,只包含配置数据的内容通常被用在外部的智能配置设备上,如微处理器例如,一种用法是将,.rbf,文件通过其它工具转换成十六进制的数组文件,编译到微处理器的执行代码中,由微处理器将数据载入到,FPGA,中当然,也可以由处理器在配置过程中完成实时的转换工作rbf,中的,LSB,(最低位)被首先载入到,FPGA,中Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第29页!,END,,,Altera可编程逻辑器件编程与配置共30页,您现在浏览的是第30页!,。