第四节 边沿触发的触发器1第四节 边沿触发的触发器2一、电路结构和工作原理为了提高触发器的可靠性,增强抗干扰能力,希望为了提高触发器的可靠性,增强抗干扰能力,希望触发器的次态仅仅取决于触发器的次态仅仅取决于CLK信号的下降沿(或上信号的下降沿(或上升沿)到达时刻输入信号的状态而在此之前和之升沿)到达时刻输入信号的状态而在此之前和之后输入状态的变化对触发器的次态没有影响后输入状态的变化对触发器的次态没有影响为实现这一设想,人们相继研制成了各种边沿触发为实现这一设想,人们相继研制成了各种边沿触发的触发器电路的触发器电路目前已用于数字集成电路产品中的边沿触发器电路目前已用于数字集成电路产品中的边沿触发器电路有有用两个电平触发用两个电平触发D触发器构成的边沿触发器触发器构成的边沿触发器、维维持阻塞触发器持阻塞触发器、利用门电路传输延迟时间的边沿触利用门电路传输延迟时间的边沿触发器发器等几种较为常见的电路结构形式等几种较为常见的电路结构形式第四节 边沿触发的触发器3TG1TG2CDG1G2C1Q1QCLKTG3TG4CG3G4CCCCCCC11CLK1DC1D1FF2Q2CLK1DC12FFCLKQ第四节 边沿触发的触发器4第四节 边沿触发的触发器5RDSDTG1TG2CDG1G2CCLKTG3TG4CG3G4CCCCCCC第四节 边沿触发的触发器6CLKQG5SRG3G4G6G1G2QSR维持阻塞结构边沿触发维持阻塞结构边沿触发SR触发器触发器第四节 边沿触发的触发器7CLKQG5DSRG3G4G6G1G2QCLKD第四节 边沿触发的触发器8CLKQG5SRG3G4G6G1G21DDSDRQ2D电路结构电路结构CLKQSR1DDSDRQ2D1DC1CLKQSR1DDSDRQ2D1DC1&逻辑图形符号逻辑图形符号第四节 边沿触发的触发器9CLKQMNG2G3JQKG5G6G1G4G7G8输入控制门输入控制门G7、G8的传输延迟时间大于的传输延迟时间大于SR锁存器锁存器的翻转时间。
的翻转时间第四节 边沿触发的触发器10 0 00 01 01 00 10 11 11 101010101Q01110010CLK*QJQK第四节 边沿触发的触发器11CLKDOOOOtttt第四节 边沿触发的触发器12二、二、边沿触发方式的动作特点边沿触发方式的动作特点触发器的次态仅取决于时钟信号的上升沿(也称触发器的次态仅取决于时钟信号的上升沿(也称为正边沿)或下降沿(也称为负边沿)到达时输为正边沿)或下降沿(也称为负边沿)到达时输入的逻辑状态,入的逻辑状态,而在这以前或以后,输入信号的变化对触发器输而在这以前或以后,输入信号的变化对触发器输出的状态没有影响出的状态没有影响这一特点有效地提高了触发器的抗干扰能力,因这一特点有效地提高了触发器的抗干扰能力,因而也提高了工作可靠性而也提高了工作可靠性第四节 边沿触发的触发器13。