文档详情

2023年算术逻辑运算实验报告

豆***
实名认证
店铺
DOC
1.19MB
约7页
文档ID:166065787
2023年算术逻辑运算实验报告_第1页
1/7

数学学院实验报告成 绩:指导老师(署名):课程名称:计算机组成原理 实验项目名称:算术逻辑运算实验 一、实 验 目 的 1.了解运算器的组成结构2.掌握运算器的工作原理二、实验设备与器件 PC机一台,TD-CMA实验系统一套三、实 验 原 理 运算器内部具有三个独立运算部件,分别为算术、逻辑和移位运算部件,要解决的数据存于暂存器A和暂存器B,三个部件同时接受来自A和B的数据(有些解决器体系结构把移位运算器放于算术和逻辑运算部件之前,如ARM),各部件对操作数进行何种运算由控制信号S3…S0和CN来决定,任何时候,多路选择开关只选择三部件中一个部件的结果作为ALU的输出假如是影响进位的运算,还将置进位标志FC,在运算结果输出前,置ALU零标志。

ALU中所有模块集成在一片CPLD中逻辑运算部件由逻辑门构成,较为简朴,而后面又有专门的算术运算部件设计实验,在此对这两个部件不再赘述移位运算采用的是桶形移位器,一般采用交叉开关矩阵来实现,交叉开关的原理如图1-1-2所示图中显示的是一个4X4的矩阵(系统中是一个8X8的矩阵)每一个输入都通过开关与一个输出相连,把沿对角线的开关导通,就可实现移位功能,即:(1) 对于逻辑左移或逻辑右移功能,将一条对角线的开关导通,这将所有的输入位与所使用的输出分别相连,而没有同任何输入相连的则输出连接02) 对于循环右移功能,右移对角线同互补的左移对角线一起激活例如,在4位矩阵中使用‘右1’和‘左3’对角线来实现右循环1位3) 对于未连接的输出位,移位时使用符号扩展或是0填充,具体由相应的指令控制使用此外的逻辑进行移位总量译码和符号判别图1-1-1 运算器原理图运算器部件由一片CPLD实现ALU的输入和输出通过三态门74LS245连到CPU内总线上,此外尚有指示灯标明进位标志FC和零标志FZ请注意:实验箱上凡丝印标注有马蹄形标记‘ ’,表达这两根排针之间是连通的图中除T4和CLR,其余信号均来自于ALU单元的排线座,实验箱中所有单元的T1、T2、T3、T4都连接至控制总线单元的T1、T2、T3、T4,CLR都连接至CON单元的CLR按钮。

T4由时序单元的TS4提供(时序单元的介绍见附录二),其余控制信号均由CON单元的二进制数据开关模拟给出控制信号中除T4为脉冲信号外,其余均为电平信号,其中ALU_B为低有效,其余为高有效图1-1-2 交叉开关桶形移位器原理图暂存器A和暂存器B的数据能在LED灯上实时显示,原理如图1-1-3所示(以A0为例,其它相同)进位标志FC、零标志FZ和数据总线D7…D0的显示原理也是如此图1-1-3 A0显示原理图ALU和外围电路的连接如图1-1-4所示,图中的小方框代表排针座运算器的逻辑功能表如表1-1-1所示,其中S3 S2 S1 S0 CN为控制信号,FC为进位标志,FZ为运算器零标志,表中功能栏内的FC、FZ表达当前运算会影响到该标志图1-1-4 ALU和外围电路连接原理图表1-1-1 运算器逻辑功能表运算类型S3 S2 S1 S0 CN功 能逻辑运算0000XF=A(直通) 0001XF=B(直通) 0010XF=AB (FZ)0011XF=A+B (FZ)0100XF=/A (FZ)移位运算0101XF=A不带进位循环右移B(取低3位)位 (FZ)01100F=A逻辑右移一位 (FZ)1F=A带进位循环右移一位 (FC,FZ)01110F=A逻辑左移一位 (FZ)1F=A带进位循环左移一位 (FC,FZ)算术运算1000X置FC=CN (FC)1001XF=A加B (FC,FZ)1010XF=A加B加FC (FC,FZ)1011XF=A减B (FC,FZ)1100XF=A减1 (FC,FZ)1101XF=A加1 (FC,FZ)1110X(保存)1111X(保存)*表中“X”为任意态,下同四、实 验 内 容 与 步 骤 (1) 按图1-1-5连接实验电路,并检查无误。

图中将用户需要连接的信号用圆圈标明(其它实验相同)图1-1-5 实验接线图(2) 将时序与操作台单元的开关KK2置为‘单拍’档,开关KK1、KK3置为‘运营’档 (3) 打开电源开关,假如听到有‘嘀’报警声,说明有总线竞争现象,应立即关闭电源,重新检查接线,直到错误排除然后按动CON单元的CLR按钮,将运算器的A、B和FC、FZ清零4) 用输入开关向暂存器A置数① 拨动CON单元的SD27…SD20数据开关,形成二进制数01100101(或其它数值),数据显示亮为‘1’,灭为‘0’② 置LDA=1,LDB=0,连续按动时序单元的ST按钮,产生一个T4上沿,则将二进制数01100101置入暂存器A中,暂存器A的值通过ALU单元的A7…A0八位LED灯显示5) 用输入开关向暂存器B置数 ① 拨动CON单元的SD27…SD20数据开关,形成二进制数10100111(或其它数值) ② 置LDA=0,LDB=1,连续按动时序单元的ST按钮,产生一个T4上沿,则将二进制数10100111置入暂存器B中,暂存器B的值通过ALU单元的B7…B0八位LED灯显示 (6) 改变运算器的功能设立,观测运算器的输出。

置ALU_B=0、LDA=0、LDB=0,然后按表1-1-1置S3、S2、S1、S0和Cn的数值,并观测数据总线LED显示灯显示的结果如置S3、S2、S1、S0为0010,运算器作逻辑与运算,置S3、S2、S1、S0为1001,运算器作加法运算假如实验箱和PC联机操作,则可通过软件中的数据通路图来观测实验结果(软件使用说明请看附录一),方法是:打开软件,选择联机软件的“【实验】—【运算器实验】”,打开运算器实验的数据通路图,如图1-1-6所示进行上面的手动操作,每按动一次ST按钮,数据通路图会有数据的流动,反映当前运算器所做的操作,或在软件中选择“【调试】—【单节拍】”,其作用相称于将时序单元的状态开关KK2置为‘单拍’档后按动了一次ST按钮,数据通路图也会反映当前运算器所做的操作反复上述操作,并完毕表1-1-2然后改变A、B的值,验证FC、FZ的锁存功能图1-1-6 数据通路图五、 实 验 结 果 及 分 析 在CON单元的SD27…SD20数据开关中输入01100101,置LDA=1,LDB=0,连续按动时序单元的ST按钮,将二进制数01100101置入暂存器A中在CON单元的SD27…SD20数据开关中输入10100111,置LDA=0,LDB=1,连续按动时序单元的ST按钮,将二进制数10100111置入暂存器B中。

置ALU_B=0、LDA=0、LDB=0,置S3、S2、S1、S0为0010,运算器作逻辑与运算运算结果表运算类型ABS3 S2 S1 S0 CN结果逻辑运算65A70 0 0 0XF=( 65 ) FC=( 0 ) FZ=( 0 )65A70 0 0 1XF=( A7 ) FC=( 0 ) FZ=( 0 )65A70 0 1 0XF=( 25 ) FC=( 0 ) FZ=( 0 )65A70 0 1 1XF=( E7 ) FC=( 0 ) FZ=( 0 )65A70 1 0 0XF=( 9A ) FC=( 0 ) FZ=( 0 )移位运算65A70 1 0 1XF=( CA ) FC=( 0 ) FZ=( 0 )65A70 1 1 00F=( 32 ) FC=( 0 ) FZ=( 0 )1F=( B2 ) FC=( 1 ) FZ=( 0 )65A70 1 1 10F=( CA ) FC=( 0 ) FZ=( 0 )1F=( CA ) FC=( 0 ) FZ=( 0 )算术运算65A71 0 0 0 XF=( CA ) FC=( 0 ) FZ=( 0 )65A71 0 0 1XF=( 65 ) FC=( 1 ) FZ=( 0 )65A71 0 1 0(FC=0)XF=( 0C ) FC=( 1 ) FZ=( 0 )1 0 1 0(FC=1)XF=( OD ) FC=( 1 ) FZ=( 0 )65A71 0 1 1XF=( BE ) FC=( 1 ) FZ=( 1 )65A71 1 0 0XF=( 64 ) FC=( 0 ) FZ=( 0 )65A71 1 0 1XF=( 66 ) FC=( 0 ) FZ=( 0 )六、实 验 总 结 实验要完整无错误的进行,一方面要保证实验接线图连线的对的性才干保证在进行实验时数据通路流向以及数据的的对的性,这样才干到达实验的目的;在进行实验过程中需要理解每一环节的因素,也加强自己的理解性和掌握限度;在实验过程中活树会碰到线路对的但数据错误,这能很有也许是自己连接线路有问题,所以在连接线路上一定要保证每条线是否对的。

下载提示
相关文档
正为您匹配相似的精品文档